Page 16 - 數位邏輯設計升學寶典
P. 16
)
(
(A)
(B) DRAM
(C) ROM
(
)
(A) ROM
(B) DRAM
(C) (D) SRAM SRAM 89
(D) EPROM
90
( ) memory card
8 數位邏輯設計
(A) SRAM (B) SDRAM (C) EEPROM (D) FLASH 91
( )
十
四 目前常應用於表面黏著技術(SMT)的 IC 包裝有 PLCC 型、SOIC 型、QFP 型、TQFP 型與
(A) ROM
BGA 型等。
(B) PROM
(C) EPROM
五 PGA 型、BGA 型與 LGA 型的 IC 包裝均應用於眾多(數百隻)接腳的 IC
十
(D) EEPROM
1 PGA 型的 IC:接腳有如針狀的柵欄陣列,故不適用於 SMT。
97
2 BGA 型的 IC:將 PGA 型的針狀接腳改以錫球替代,故適用於 SMT。
3 LGA 型的 IC: 將 BGA 型的錫球移除,IC 上的接腳如同印刷電路板表面的金屬膜點,故不適
6-10 可程式邏輯元件(PLD)
用於 SMT。
十
六 可程式邏輯元件(PLD,Programmable Logic Device)是一種數位體積電路(目前亦發展出
1 可程式邏輯元件(PLD,Programmable Logic Device)是一種數位體積電路(目前亦發展
線性積體電路),可以讓使用者自由設計其邏輯功能。
出線性積體電路),可以讓使用者自由設計其邏輯功能。
七 電路使用 PLD 的優點
十
2 電路使用 PLD 的優點
說明
優點 security fuse
保密性 只要將內部保險絲(security fuse)燒斷,即可防止電容被他人拷貝。
時效性 產品問世時間縮短,因而可以獲得最大利基。
工作速度提高 電路密集度高、雜散電容少,因此電路可以在更高頻率工作。
IC
PCB
降低成本 使用 IC 數變少,印刷電路板(PCB)面積變小,故成本降低。
PCB
由於 PCB 面積變小,佈線變少、變短,產生分布電容、電感對系統的
可靠度增加
干擾減少很多。 Verilog HDL VHDL
可以使用硬體描述語言(Verilog HDL、VHDL 等語言),電路圖等自
設計與維護容易
動化設計工具完成設計、模擬,且可重複燒錄。
3 PLD 的邏輯閘表示方式
十
八 PLD 的邏輯閘表示方式
1 符號“×”為可燒斷的保險絲
PLD
(a) PLD AND (b) PLD OR
2 燒錄後的 PLD 電路
F =I I +I I
1 2
1 2
1
F =I I
1 2
2
F =I I +I I +I I
3
1 2
1 2
1 2
F =I I +I I
1 2
1 2
4
ୌ Ò πίڌͪڭᎈക͊ደᓙf
ୌ • ˾ڌɓࡈո֛ʔ̙ྌٙഐf
4 PLD 依其內部結構來分類,大致可分為下列三大類
PLD SPLD simple PLD
AND-OR SPLD PAL EPLD GAL PEEL
ISP In System Program ISP CPLD
FPGA
SPLD AND OR PROM PAL Programmable
Array Logic PLA Programmable Logic Array
AND OR
PROM
PAL
PLA
PAL EPLD GAL PEEL
PAL Programmable array logic PLD
EPLD erasable PLD CMOS EPROM
GAL generic array logic EEPROM
PEEL programmable electrically logic GAL 1000
PAL
PAL 20 L 8